Shift Right Logical - przesunięcie logiczne w prawo
Adresowanie rejestrowe
- SRL A
- SRL B
- SRL C
- SRL D
- SRL E
- SRL H
- SRL L
Liczba bajtów
|
2
|
Liczba taktów zegara
|
8
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|
Adresowanie pośrednie
Liczba bajtów
|
2
|
Liczba taktów zegara
|
15
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|
Adresowanie indeksowane
Liczba bajtów
|
4
|
Liczba taktów zegara
|
23
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|
- SRL (ix+u),A
- SRL (ix+u),B
- SRL (ix+u),C
- SRL (ix+u),D
- SRL (ix+u),E
- SRL (ix+u),H
- SRL (ix+u),L
- SRL (iy+u),A
- SRL (iy+u),B
- SRL (iy+u),C
- SRL (iy+u),D
- SRL (iy+u),E
- SRL (iy+u),H
- SRL (iy+u),L
Kopia wyniku przesunięcia zachowywana jest jednocześnie w rejestrze.
Liczba bajtów
|
4
|
Liczba taktów zegara
|
23
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|