Shift Right Logical - przesunięcie logiczne w prawo
Adresowanie rejestrowe
- SRL A
- SRL B
- SRL C
- SRL D
- SRL E
- SRL H
- SRL L
Liczba bajtów
|
2
|
Liczba taktów zegara
|
8
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|
Adresowanie pośrednie
Liczba bajtów
|
2
|
Liczba taktów zegara
|
15
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|
Adresowanie indeksowane
Liczba bajtów
|
4
|
Liczba taktów zegara
|
23
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|
- SRL (ix+d),A
- SRL (ix+d),B
- SRL (ix+d),C
- SRL (ix+d),D
- SRL (ix+d),E
- SRL (ix+d),H
- SRL (ix+d),L
- SRL (iy+d),A
- SRL (iy+d),B
- SRL (iy+d),C
- SRL (iy+d),D
- SRL (iy+d),E
- SRL (iy+d),H
- SRL (iy+d),L
Kopia wyniku operacji zachowywana jest jednocześnie w rejestrze.
Liczba bajtów
|
4
|
Liczba taktów zegara
|
23
|
Znaczniki
|
C
|
Z
|
PV
|
S
|
N
|
H
|
↕
|
↕
|
P
|
↕
|
0
|
0
|